Это старая версия документа!


Исследуем элемент "И-НЕ"

Построим сумматор для двухбитных чисел. Его можно сделать из одного полусумматора и одного полного сумматора. Для младших битов хватит полусумматора потому что мы точно знаем, что переноса из младшего бита не будет, так как они и так самые младшие. А вот для второго бита нужен полный сумматор так как перенос из предыдущего бита очень даже может быть.

Не поддерживается SVG
Принципиальная схема

С помощью DIP- переключателя мы будем задавать значения слагаемых чисел.

Не поддерживается SVG

Двумя левыми переключателями задается число A, двумя правыми — B. Как и принято в математике старший бит находится слева. Результат сложения двух чисел отображается тремя светодиодами, также расположенными слева- направо в порядке понижения разряда. Самый правый светодиод отображает состояние самого младшего разряда, а самый левы — самого старшего.

Монтажная схема

Как видно схема получилась достаточно большой и сложной, хотя предназначена всего для суммирования двухбитных чисел. Современные компьютеры оперируют с 64 битными числами и умеют отнюдь не только складывать их. Поэтому в процессорах содержится несколько миллиардов транзисторов. Такой процессор, пожалуй, не получится собрать на макетной плате.

Попробуем поэкспериментировать с сумматором.

A B Сумма
00 00 000